dc.contributor.advisor | Yazgan, Erdem | tr_TR |
dc.contributor.author | Sürbahanlı, Rıdvan | tr_TR |
dc.date.accessioned | 2015-10-15T08:46:34Z | |
dc.date.available | 2015-10-15T08:46:34Z | |
dc.date.issued | 2014 | tr_TR |
dc.identifier.uri | http://hdl.handle.net/11655/2689 | |
dc.description.abstract | In this thesis study, firstly step recovery diode theory have been investigated and operation principle of SRD has been given detailed. In the next step, design of frequency multipler circuit with SRD are analyzed using ideal diode model. Finally, using AWR simulation program, quadrupler frequency multiplier circuit is designed which converts 250 MHz input signal to 1 GHz output signal. This circuit is fabricated and measured performance of output power and suppresion of the harmonics. Different methods has been given detailed making the necessary adjustments to improve the efficiency of circuit. | tr_TR |
dc.language.iso | tur | tr_TR |
dc.publisher | Fen Bilimleri Enstitüsü | tr_TR |
dc.subject | Step recovery diodes | tr_TR |
dc.title | Ani Toparlanmalı Diyot İle Frekans Çarpıcı Tasarımı | tr_TR |
dc.type | info:eu-repo/semantics/masterThesis | tr_TR |
dc.callno | 2014/1492 | tr_TR |
dc.contributor.departmentold | Elektrik –Elektronik Mühendisliği | tr_TR |
dc.description.ozet | Bu tez çalışmasında ilk olarak ani toparlanmalı diyot teorisi incelenmiş ve diyotun çalışma prensibi detaylı olarak verilmiştir. Sonraki adımda, ani toparlanmalı diyot ile frekans çarpıcı devresi tasarımı ideal diyot modeli kullanılarak analiz edilmiştir. Son olarak AWR simülasyon programı ortamında, 250 MHz giriş işaretini 4 ile çarparak 1 GHz çıkış işareti elde eden devre tasarlanmıştır. Bu devre ürettirilerek devrenin çıkış gücü ve harmonik bastırma performansı ölçülmüştür. Gerekli ayarlamalar yapılarak devre verimliliğini artırmak için farklı yöntemler detaylı olarak aktarılmıştır. | tr_TR |